お客様のブラウジング体験を最適化するために、当社はCookieを使っています。あなたはこのサイトを閲覧するときのCookieの使用に同意します。
Cookieとあなたの個人情報の詳細については、当社のプライバシーポリシーをご覧下さい。
同意します
inner_banner_support
サポート
ドキュメンテーション・データベース
IP
戻る
GOWIN DDR2 MEMORY INTERFACE

GOWIN DDR2メモリインターフェースIPは、JESD79-2Fスタンダードプロトコルに準拠するDDR2に一般的に使用されるIPです。 IPにはDDR2メモリコントローラ(MC)とそれに対応する物理インターフェース(PHY)のデザインが含まれています。 GOWIN DDR2メモリインターフェースIPは、データへのアクセスおよびデータの保存のためのメモリチップとの接続を可能にする一般的なコマンドインターフェースを提供します。

 

特徴

 

  • GW2A-18、GW2AR-18およびGW2A-55をサポート。
  • JESD79-2F仕様と互換性のある業界標準のDDR2 SDRAMデバイスおよびモジュールに接続。
  • DDR2 MCとPHYのクロック比は1:2。
  • 8、16、24、32、40、48、56、64、72ビットのメモリデータパス幅をサポート。
  • 単一行RDIMM UDIMMおよびSODIMMメモリモジュールをサポート 。
  •  x 4、x 8、およびx 16データ幅のメモリチップをサポート。
  • 4または8バースト長をプログラム可能。
  • ECCをサポート。
  • コンフィギャラブル CL。
  • コンフィギャラブル AL。
  • コンフィギャラブル tFAW。
  • コンフィギャラブル tRAS。
  • コンフィギャラブル tRCD。
  • コンフィギャラブル tRFC。
  • コンフィギャラブル tRRD。
  • コンフィギャラブル tRTP。
  • コンフィギャラブル tWTR。
  • ダイナミックチップ上のターミナルODTの制御をサポート。
  • 自動リフレッシュとユーザー起動リフレッシュをサポート、自動リフレッシュの間隔を設定可能。
ドキュメントをダウンロード
Reference Design Gowin DDR2 メモリー・インターフェース リファレンスデザイン ダウンロード
Release Note Gowin DDR2 メモリー・インターフェース IP リリースノート ダウンロード
User Guide Gowin DDR2 メモリー・インターフェース IP ユーザーガイド ダウンロード