お客様のブラウジング体験を最適化するために、当社はCookieを使っています。あなたはこのサイトを閲覧するときのCookieの使用に同意します。
Cookieとあなたの個人情報の詳細については、当社のプライバシーポリシーをご覧下さい。
同意します
inner_banner_support
サポート
ドキュメンテーション・データベース
IP
戻る
DK_START_GW1NSR-LX2CQN48PC5714_V2.1

Previous Name: DK-START-GW1NSR2 V2.1

GW1NSR2_工作區域 1

開発ボードはGW1NSR-2 SoC FPGAを採用しています。 SoC FPFAは、ARM Cortex-M3ハードコアプロセッサ、32MビットPSRAM、1Mビットユーザーフラッシュ、8チャネルADCコンバータなどをエンベッドしています。ARM Cortex-M3ハードコアプロセッサをコアとして使用する場合、最小メモリとのニーズを満たすことができます。 FPGAロジックリソースおよびその他のエンべデッドリソースは、優れた計算機能と優れたシステム応答割り込みを提供する周辺制御機能を柔軟に促進することができます。 また、高性能、低消費電力、柔軟な使用法、インスタントスタートアップ、手頃な価格、不揮発性、高セキュリティ、豊富なパッケージタイプなどの利点も提供しています。

 

開発ボードは、MIPI / LVDSインターフェース、GPIOインターフェース、ADCインターフェース、スライドスイッチ、LED、クロック、リセットなどを含む豊富な外部インターフェースを提供します。

ドキュメントをダウンロード
User Guide DK-START-GW1NSR2 ユーザーガイド ダウンロード
- DK-START-GW1NSR2_LED_Blink ダウンロード
- DK-START-GW1NSR2_Schematic ダウンロード
User Guide DK-START-GW1NSR2 V2.1 ユーザーガイド ダウンロード
User Guide DK-START-GW1NSR2 Development Board Quick Start User Guide ダウンロード
Schematic DK-START-GW1NSR2_Schematic V2.1 ダウンロード
- BSDL ダウンロード
- Minimum FPGA System SCH ダウンロード
- Gowin FPGA SCH Symbol ダウンロード
Data Sheet GW1NSR シリーズ FPGA 製品データシート ダウンロード